Исследование интегрального МОП-транзистора для микромощных интегральных схем
            Представлены результаты измерения параметров интегрального МОП-транзистора для низковольтных применений. Проверены предварительные расчеты прибора в приборно-технологическом САПР ISE TCad. Показаны состоятельность и эффективность предлагаемого МОПтранзистора для низковольтных применений.
            Авторы
            
            Тэги
            
            Тематические рубрики
            
            Предметные рубрики
           
            В этом же номере:
            
            Резюме по документу**
            
                МИКРОЭЛЕКТРОННЫЕ ПРИБОРЫ И СИСТЕМЫ
MICROELECTRONIC DEVICES AND SYSTEMS
УДК 621.37.39
Исследование интегрального МОП-транзистора
для микромощных интегральных схем <...> Balashov2
1Scientific Research Institute of Electronic Technology, Voronezh
2Voronezh State University
Представлены результаты измерения параметров интегрального
МОП-транзистора для низковольтных применений. <...> Проверены предварительные
расчеты прибора в приборно-технологическом САПР ISE TCad. <...> Показаны состоятельность и эффективность предлагаемого МОПтранзистора
для низковольтных применений. <...> Ключевые слова: низкое напряжение питания; МОП-транзистор с электрически
соединенными затвором и карманом; МОП-транзистор с динамическим пороговым
напряжением (DTMOS). <...> The preliminary
calculation of the device has been verified in CAD ISE TCad. <...> Keywords: low-voltage power; MOSFET with a gate connected with bulk;
MOS transistor with a dynamic threshold voltage (DTMOS). <...> Одним из основных технических требований к современным интегральным
схемам является энергоэффективность. <...> Это вызывает необходимость
уменьшения порогового напряжения Vt, чтобы по возможности сохранить эффективное
напряжение на затворе и тем самым обеспечить требуемый уровень тока и скорости переключения
КМОП-схем. <...> ЭЛЕКТРОНИКА Том 21  3 2016
Исследование интегрального МОП-транзистора для микромощных интегральных схем
скольку при этом увеличивается подпороговый ток, который определяет потребление
мощности цифровых СБИС в неактивном состоянии. <...> Однако для аналоговых схем идеально
нулевое пороговое напряжение, что увеличивает динамический диапазон аналоговой
схемы, определяемый разностью между напряжением на затворе и пороговым
напряжением (Vgs – Vt). <...> Возникает противоречие требований со стороны цифровых
схем, для которых пороговое напряжение определяет запас помехоустойчивости и подпороговый
ток, а следовательно потребляемую мощность в режиме покоя. <...> Для аналоговых
схем подпороговый ток не влияет на энергопотребление, так как ток покоя в них
обычно задается генераторами тока. <...> Кардинальным решением этой проблемы является
усложнение <...> 
            
            ** - вычисляется автоматически, возможны погрешности
            Похожие документы: